27 #if defined(ARM_COMPUTE_ENABLE_SVE)
31 void sve_transpose_interleave_4VL_2x2(uint16_t *out,
const uint16_t *in,
size_t width,
size_t in_stride,
size_t height)
33 uint16_t *pad_row =
reinterpret_cast<uint16_t *
>(alloca(width *
sizeof(uint16_t)));
36 memset(pad_row, 0, width *
sizeof(uint16_t));
39 size_t out_stride = 4 * roundup<size_t>(height, 2) * get_vector_length<uint16_t>();
42 "cmp %x[height], #0x8\n"
47 "add x11, x12, %x[in_stride]\n"
48 "add x10, x11, %x[in_stride]\n"
49 "add x9, x10, %x[in_stride]\n"
50 "add x28, x9, %x[in_stride]\n"
51 "mov x27, %x[width]\n"
52 "cnth x26, ALL, MUL #4\n"
53 "add x25, x28, %x[in_stride]\n"
54 "add x24, x25, %x[in_stride]\n"
55 "add x23, x24, %x[in_stride]\n"
57 "add %x[in], x23, %x[in_stride]\n"
59 "sub %x[height], %x[height], #0x8\n"
62 "ld1h { z18.h }, p2/Z, [x12]\n"
63 "ld1h { z20.h }, p2/Z, [x12, #1, MUL VL]\n"
65 "add x22, x22, %x[out_stride]\n"
66 "ld1h { z17.h }, p2/Z, [x11]\n"
67 "ld1h { z16.h }, p2/Z, [x11, #1, MUL VL]\n"
68 "zip1 z25.h, z18.h, z17.h\n"
69 "zip2 z24.h, z18.h, z17.h\n"
70 "ld1h { z19.h }, p2/Z, [x10]\n"
71 "ld1h { z18.h }, p2/Z, [x10, #1, MUL VL]\n"
72 "zip1 z23.h, z20.h, z16.h\n"
73 "zip2 z15.h, z20.h, z16.h\n"
74 "ld1h { z17.h }, p2/Z, [x9]\n"
75 "ld1h { z16.h }, p2/Z, [x9, #1, MUL VL]\n"
76 "zip1 z14.h, z19.h, z17.h\n"
77 "zip2 z13.h, z19.h, z17.h\n"
78 "ld1h { z17.h }, p2/Z, [x12, #2, MUL VL]\n"
79 "ld1h { z19.h }, p2/Z, [x12, #3, MUL VL]\n"
80 "zip1 z12.h, z18.h, z16.h\n"
81 "zip2 z11.h, z18.h, z16.h\n"
82 "ld1h { z16.h }, p2/Z, [x11, #2, MUL VL]\n"
83 "ld1h { z18.h }, p2/Z, [x11, #3, MUL VL]\n"
85 "zip1 z10.h, z17.h, z16.h\n"
86 "ld1h { z21.h }, p2/Z, [x10, #2, MUL VL]\n"
87 "ld1h { z20.h }, p2/Z, [x10, #3, MUL VL]\n"
88 "zip2 z9.h, z17.h, z16.h\n"
89 "zip1 z8.h, z19.h, z18.h\n"
90 "ld1h { z17.h }, p2/Z, [x9, #2, MUL VL]\n"
91 "ld1h { z16.h }, p2/Z, [x9, #3, MUL VL]\n"
92 "zip2 z7.h, z19.h, z18.h\n"
93 "zip1 z6.h, z21.h, z17.h\n"
94 "ld1h { z19.h }, p2/Z, [x28]\n"
95 "ld1h { z18.h }, p2/Z, [x28, #1, MUL VL]\n"
96 "zip2 z5.h, z21.h, z17.h\n"
97 "zip1 z4.h, z20.h, z16.h\n"
98 "ld1h { z22.h }, p2/Z, [x28, #2, MUL VL]\n"
99 "ld1h { z3.h }, p2/Z, [x28, #3, MUL VL]\n"
100 "zip2 z2.h, z20.h, z16.h\n"
101 "sub x27, x27, x26\n"
102 "ld1h { z17.h }, p2/Z, [x25]\n"
103 "ld1h { z16.h }, p2/Z, [x25, #1, MUL VL]\n"
104 "zip1 z1.h, z19.h, z17.h\n"
105 "zip2 z0.h, z19.h, z17.h\n"
106 "ld1h { z21.h }, p2/Z, [x25, #2, MUL VL]\n"
107 "ld1h { z20.h }, p2/Z, [x25, #3, MUL VL]\n"
108 "zip1 z31.h, z18.h, z16.h\n"
109 "zip2 z30.h, z18.h, z16.h\n"
110 "ld1h { z17.h }, p2/Z, [x24]\n"
111 "ld1h { z19.h }, p2/Z, [x24, #1, MUL VL]\n"
113 "addvl x12, x12, #4\n"
114 "ld1h { z29.h }, p2/Z, [x24, #2, MUL VL]\n"
115 "ld1h { z28.h }, p2/Z, [x24, #3, MUL VL]\n"
116 "addvl x11, x11, #4\n"
117 "addvl x10, x10, #4\n"
118 "ld1h { z16.h }, p2/Z, [x23]\n"
119 "ld1h { z18.h }, p2/Z, [x23, #1, MUL VL]\n"
120 "zip1 z27.h, z17.h, z16.h\n"
121 "zip2 z26.h, z17.h, z16.h\n"
122 "ld1h { z17.h }, p2/Z, [x23, #2, MUL VL]\n"
123 "ld1h { z16.h }, p2/Z, [x23, #3, MUL VL]\n"
124 "st1h { z25.h }, p2, [x21]\n"
125 "zip1 z25.h, z19.h, z18.h\n"
126 "st1h { z24.h }, p2, [x21, #1, MUL VL]\n"
127 "zip2 z24.h, z19.h, z18.h\n"
129 "addvl x28, x28, #4\n"
130 "st1h { z23.h }, p2, [x21, #2, MUL VL]\n"
131 "addvl x25, x25, #4\n"
132 "addvl x24, x24, #4\n"
133 "zip1 z23.h, z22.h, z21.h\n"
134 "st1h { z15.h }, p2, [x21, #3, MUL VL]\n"
135 "addvl x23, x23, #4\n"
136 "zip2 z22.h, z22.h, z21.h\n"
137 "zip1 z21.h, z3.h, z20.h\n"
138 "st1h { z14.h }, p2, [x21, #4, MUL VL]\n"
139 "zip2 z20.h, z3.h, z20.h\n"
140 "zip1 z19.h, z29.h, z17.h\n"
141 "add x22, x22, %x[out_stride]\n"
142 "st1h { z13.h }, p2, [x21, #5, MUL VL]\n"
143 "zip2 z18.h, z29.h, z17.h\n"
144 "zip1 z17.h, z28.h, z16.h\n"
145 "st1h { z12.h }, p2, [x21, #6, MUL VL]\n"
146 "zip2 z16.h, z28.h, z16.h\n"
147 "st1h { z11.h }, p2, [x21, #7, MUL VL]\n"
148 "addvl x21, x21, #16\n"
149 "st1h { z1.h }, p2, [x21, #-8, MUL VL]\n"
150 "st1h { z0.h }, p2, [x21, #-7, MUL VL]\n"
151 "st1h { z31.h }, p2, [x21, #-6, MUL VL]\n"
152 "st1h { z30.h }, p2, [x21, #-5, MUL VL]\n"
153 "st1h { z27.h }, p2, [x21, #-4, MUL VL]\n"
154 "st1h { z26.h }, p2, [x21, #-3, MUL VL]\n"
155 "st1h { z25.h }, p2, [x21, #-2, MUL VL]\n"
156 "st1h { z24.h }, p2, [x21, #-1, MUL VL]\n"
157 "st1h { z10.h }, p2, [x20]\n"
158 "st1h { z9.h }, p2, [x20, #1, MUL VL]\n"
159 "st1h { z8.h }, p2, [x20, #2, MUL VL]\n"
160 "st1h { z7.h }, p2, [x20, #3, MUL VL]\n"
161 "st1h { z6.h }, p2, [x20, #4, MUL VL]\n"
162 "st1h { z5.h }, p2, [x20, #5, MUL VL]\n"
163 "st1h { z4.h }, p2, [x20, #6, MUL VL]\n"
164 "st1h { z2.h }, p2, [x20, #7, MUL VL]\n"
165 "addvl x20, x20, #16\n"
166 "st1h { z23.h }, p2, [x20, #-8, MUL VL]\n"
167 "st1h { z22.h }, p2, [x20, #-7, MUL VL]\n"
168 "st1h { z21.h }, p2, [x20, #-6, MUL VL]\n"
169 "st1h { z20.h }, p2, [x20, #-5, MUL VL]\n"
170 "st1h { z19.h }, p2, [x20, #-4, MUL VL]\n"
171 "st1h { z18.h }, p2, [x20, #-3, MUL VL]\n"
172 "st1h { z17.h }, p2, [x20, #-2, MUL VL]\n"
173 "st1h { z16.h }, p2, [x20, #-1, MUL VL]\n"
179 "whilelt p1.h, XZR, x20\n"
180 "ld1h { z22.h }, p1/Z, [x12]\n"
181 "ld1h { z21.h }, p1/Z, [x11]\n"
183 "whilelt p0.h, XZR, x20\n"
184 "ld1h { z20.h }, p0/Z, [x12, #1, MUL VL]\n"
185 "ld1h { z19.h }, p0/Z, [x11, #1, MUL VL]\n"
186 "ld1h { z18.h }, p1/Z, [x10]\n"
187 "ld1h { z24.h }, p0/Z, [x10, #1, MUL VL]\n"
189 "decw x27, ALL, MUL #4\n"
190 "ld1h { z17.h }, p1/Z, [x9]\n"
191 "ld1h { z16.h }, p0/Z, [x9, #1, MUL VL]\n"
192 "zip1 z31.h, z22.h, z21.h\n"
193 "zip2 z23.h, z22.h, z21.h\n"
194 "ld1h { z30.h }, p1/Z, [x28]\n"
195 "ld1h { z29.h }, p0/Z, [x28, #1, MUL VL]\n"
196 "zip1 z22.h, z20.h, z19.h\n"
197 "zip2 z28.h, z20.h, z19.h\n"
198 "ld1h { z21.h }, p1/Z, [x25]\n"
199 "ld1h { z27.h }, p0/Z, [x25, #1, MUL VL]\n"
200 "zip1 z20.h, z18.h, z17.h\n"
201 "zip2 z19.h, z18.h, z17.h\n"
202 "ld1h { z18.h }, p1/Z, [x24]\n"
203 "ld1h { z26.h }, p0/Z, [x24, #1, MUL VL]\n"
204 "zip1 z25.h, z24.h, z16.h\n"
205 "zip2 z24.h, z24.h, z16.h\n"
206 "ld1h { z17.h }, p1/Z, [x23]\n"
207 "ld1h { z16.h }, p0/Z, [x23, #1, MUL VL]\n"
208 "st1h { z31.h }, p2, [x20]\n"
210 "st1h { z23.h }, p2, [x20, #1, MUL VL]\n"
211 "addvl x12, x12, #2\n"
212 "addvl x11, x11, #2\n"
213 "zip1 z23.h, z30.h, z21.h\n"
214 "st1h { z22.h }, p2, [x20, #2, MUL VL]\n"
215 "addvl x10, x10, #2\n"
217 "zip2 z22.h, z30.h, z21.h\n"
218 "st1h { z28.h }, p2, [x20, #3, MUL VL]\n"
219 "addvl x28, x28, #2\n"
220 "addvl x25, x25, #2\n"
221 "zip1 z21.h, z29.h, z27.h\n"
222 "st1h { z20.h }, p2, [x20, #4, MUL VL]\n"
223 "addvl x24, x24, #2\n"
224 "addvl x23, x23, #2\n"
225 "zip2 z20.h, z29.h, z27.h\n"
226 "st1h { z19.h }, p2, [x20, #5, MUL VL]\n"
227 "zip1 z19.h, z18.h, z17.h\n"
228 "zip2 z18.h, z18.h, z17.h\n"
229 "add x22, x22, %x[out_stride]\n"
230 "st1h { z25.h }, p2, [x20, #6, MUL VL]\n"
231 "zip1 z17.h, z26.h, z16.h\n"
232 "zip2 z16.h, z26.h, z16.h\n"
233 "st1h { z24.h }, p2, [x20, #7, MUL VL]\n"
234 "addvl x20, x20, #16\n"
235 "st1h { z23.h }, p2, [x20, #-8, MUL VL]\n"
236 "st1h { z22.h }, p2, [x20, #-7, MUL VL]\n"
237 "st1h { z21.h }, p2, [x20, #-6, MUL VL]\n"
238 "st1h { z20.h }, p2, [x20, #-5, MUL VL]\n"
239 "st1h { z19.h }, p2, [x20, #-4, MUL VL]\n"
240 "st1h { z18.h }, p2, [x20, #-3, MUL VL]\n"
241 "st1h { z17.h }, p2, [x20, #-2, MUL VL]\n"
242 "st1h { z16.h }, p2, [x20, #-1, MUL VL]\n"
245 "cmp %x[height], #0x8\n"
246 "addvl %x[out], %x[out], #16\n"
248 "cbz %x[height], 12f\n"
252 "mov x21, %x[width]\n"
253 "cnth x20, ALL, MUL #4\n"
254 "add x11, x12, %x[in_stride]\n"
255 "cmp %x[height], #0x1\n"
256 "add %x[in], x11, %x[in_stride]\n"
257 "csel x11, x11, %x[pad_row], GT\n"
260 "sub %x[height], %x[height], #0x2\n"
263 "ld1h { z18.h }, p2/Z, [x12]\n"
264 "ld1h { z20.h }, p2/Z, [x12, #1, MUL VL]\n"
265 "sub x21, x21, x20\n"
267 "ld1h { z17.h }, p2/Z, [x11]\n"
268 "ld1h { z16.h }, p2/Z, [x11, #1, MUL VL]\n"
269 "zip1 z23.h, z18.h, z17.h\n"
270 "zip2 z19.h, z18.h, z17.h\n"
271 "ld1h { z18.h }, p2/Z, [x12, #2, MUL VL]\n"
272 "ld1h { z22.h }, p2/Z, [x12, #3, MUL VL]\n"
273 "zip1 z21.h, z20.h, z16.h\n"
274 "zip2 z20.h, z20.h, z16.h\n"
275 "ld1h { z17.h }, p2/Z, [x11, #2, MUL VL]\n"
276 "ld1h { z16.h }, p2/Z, [x11, #3, MUL VL]\n"
277 "st1h { z23.h }, p2, [x22]\n"
278 "addvl x12, x12, #4\n"
279 "st1h { z19.h }, p2, [x22, #1, MUL VL]\n"
280 "addvl x11, x11, #4\n"
281 "zip1 z19.h, z18.h, z17.h\n"
282 "zip2 z18.h, z18.h, z17.h\n"
283 "st1h { z21.h }, p2, [x22, #2, MUL VL]\n"
284 "zip1 z17.h, z22.h, z16.h\n"
285 "zip2 z16.h, z22.h, z16.h\n"
286 "st1h { z20.h }, p2, [x22, #3, MUL VL]\n"
287 "add x22, x22, %x[out_stride]\n"
288 "st1h { z19.h }, p2, [x22]\n"
289 "st1h { z18.h }, p2, [x22, #1, MUL VL]\n"
290 "st1h { z17.h }, p2, [x22, #2, MUL VL]\n"
291 "st1h { z16.h }, p2, [x22, #3, MUL VL]\n"
292 "add x22, x22, %x[out_stride]\n"
298 "whilelt p0.h, XZR, x20\n"
299 "ld1h { z18.h }, p0/Z, [x12]\n"
300 "ld1h { z17.h }, p0/Z, [x11]\n"
302 "whilelt p0.h, XZR, x20\n"
303 "ld1h { z20.h }, p0/Z, [x12, #1, MUL VL]\n"
304 "ld1h { z16.h }, p0/Z, [x11, #1, MUL VL]\n"
305 "decw x21, ALL, MUL #4\n"
307 "zip1 z19.h, z18.h, z17.h\n"
308 "zip2 z18.h, z18.h, z17.h\n"
309 "addvl x12, x12, #2\n"
310 "addvl x11, x11, #2\n"
311 "zip1 z17.h, z20.h, z16.h\n"
312 "zip2 z16.h, z20.h, z16.h\n"
313 "st1h { z19.h }, p2, [x22]\n"
314 "st1h { z18.h }, p2, [x22, #1, MUL VL]\n"
315 "st1h { z17.h }, p2, [x22, #2, MUL VL]\n"
316 "st1h { z16.h }, p2, [x22, #3, MUL VL]\n"
317 "add x22, x22, %x[out_stride]\n"
320 "cmp %x[height], #0x1\n"
321 "addvl %x[out], %x[out], #4\n"
324 : [height]
"+&r" (height), [in]
"+&r" (in), [out]
"+&r" (out)
325 : [in_stride]
"r" (in_stride), [out_stride]
"r" (out_stride), [pad_row]
"r" (pad_row), [width]
"r" (width)
326 :
"cc",
"memory",
"p0",
"p1",
"p2",
"x9",
"x10",
"x11",
"x12",
"x20",
"x21",
"x22",
"x23",
"x24",
"x25",
"x26",
"x27",
"x28",
"z0",
"z1",
"z2",
"z3",
"z4",
"z5",
"z6",
"z7",
"z8",
"z9",
"z10",
"z11",
"z12",
"z13",
"z14",
"z15",
"z16",
"z17",
"z18",
"z19",
"z20",
"z21",
"z22",
"z23",
"z24",
"z25",
"z26",
"z27",
"z28",
"z29",
"z30",
"z31"
333 void Transform<4, 2, true, VLType::SVE>(
334 bfloat16 *out,
const bfloat16 *in,
int stride,
int x0,
int xmax,
int k0,
int kmax)
336 sve_transpose_interleave_4VL_2x2(
337 reinterpret_cast<uint16_t *
>(out),
338 reinterpret_cast<const uint16_t *
>(in + k0 * stride + x0),
346 #endif // defined(ARM_COMPUTE_ENABLE_SVE)