27 #if defined(ARM_COMPUTE_ENABLE_SVE)
31 void sve_transpose_interleave_6VL_2x4(uint16_t *out,
const uint16_t *in,
size_t width,
size_t in_stride,
size_t height)
33 uint16_t *pad_row =
reinterpret_cast<uint16_t *
>(alloca(width *
sizeof(uint16_t)));
36 memset(pad_row, 0, width *
sizeof(uint16_t));
39 size_t out_stride = 6 * roundup<size_t>(height, 4) * get_vector_length<uint32_t>();
42 "cmp %x[height], #0x8\n"
47 "add x11, x12, %x[in_stride]\n"
48 "add x10, x11, %x[in_stride]\n"
49 "add x9, x10, %x[in_stride]\n"
50 "add x28, x9, %x[in_stride]\n"
51 "mov x27, %x[width]\n"
52 "cnth x26, ALL, MUL #3\n"
53 "add x25, x28, %x[in_stride]\n"
54 "add x24, x25, %x[in_stride]\n"
55 "add x23, x24, %x[in_stride]\n"
57 "add %x[in], x23, %x[in_stride]\n"
59 "sub %x[height], %x[height], #0x8\n"
62 "ld1h { z18.h }, p2/Z, [x12]\n"
63 "ld1h { z13.h }, p2/Z, [x12, #1, MUL VL]\n"
65 "add x22, x22, %x[out_stride]\n"
66 "ld1h { z17.h }, p2/Z, [x11]\n"
67 "ld1h { z12.h }, p2/Z, [x11, #1, MUL VL]\n"
70 "ld1h { z16.h }, p2/Z, [x10]\n"
71 "ld1h { z11.h }, p2/Z, [x10, #1, MUL VL]\n"
72 "zip1 z23.h, z18.h, z16.h\n"
73 "zip2 z29.h, z18.h, z16.h\n"
74 "ld1h { z16.h }, p2/Z, [x9]\n"
75 "ld1h { z10.h }, p2/Z, [x9, #1, MUL VL]\n"
76 "zip1 z22.h, z17.h, z16.h\n"
77 "zip2 z28.h, z17.h, z16.h\n"
78 "ld1h { z27.h }, p2/Z, [x28]\n"
79 "ld1h { z26.h }, p2/Z, [x25]\n"
80 "zip1 z21.h, z13.h, z11.h\n"
81 "zip1 z20.h, z12.h, z10.h\n"
82 "ld1h { z18.h }, p2/Z, [x24]\n"
83 "ld1h { z19.h }, p2/Z, [x23]\n"
84 "zip1 z17.h, z27.h, z18.h\n"
85 "zip1 z16.h, z26.h, z19.h\n"
86 "ld1h { z9.h }, p2/Z, [x12, #2, MUL VL]\n"
87 "ld1h { z8.h }, p2/Z, [x11, #2, MUL VL]\n"
88 "zip1 z25.h, z23.h, z22.h\n"
89 "zip2 z24.h, z23.h, z22.h\n"
90 "ld1h { z23.h }, p2/Z, [x10, #2, MUL VL]\n"
91 "ld1h { z7.h }, p2/Z, [x9, #2, MUL VL]\n"
92 "zip1 z22.h, z29.h, z28.h\n"
93 "zip2 z6.h, z29.h, z28.h\n"
94 "ld1h { z28.h }, p2/Z, [x28, #1, MUL VL]\n"
95 "ld1h { z5.h }, p2/Z, [x25, #1, MUL VL]\n"
96 "zip1 z4.h, z21.h, z20.h\n"
97 "zip2 z3.h, z21.h, z20.h\n"
98 "ld1h { z21.h }, p2/Z, [x24, #1, MUL VL]\n"
99 "ld1h { z20.h }, p2/Z, [x23, #1, MUL VL]\n"
100 "zip1 z2.h, z17.h, z16.h\n"
101 "zip2 z1.h, z17.h, z16.h\n"
102 "ld1h { z0.h }, p2/Z, [x28, #2, MUL VL]\n"
103 "ld1h { z31.h }, p2/Z, [x25, #2, MUL VL]\n"
104 "zip2 z18.h, z27.h, z18.h\n"
105 "zip2 z17.h, z26.h, z19.h\n"
106 "ld1h { z30.h }, p2/Z, [x24, #2, MUL VL]\n"
107 "ld1h { z29.h }, p2/Z, [x23, #2, MUL VL]\n"
108 "zip1 z19.h, z28.h, z21.h\n"
109 "zip1 z16.h, z5.h, z20.h\n"
110 "st1h { z25.h }, p2, [x21]\n"
111 "zip2 z27.h, z13.h, z11.h\n"
112 "zip2 z26.h, z12.h, z10.h\n"
114 "st1h { z24.h }, p2, [x21, #1, MUL VL]\n"
115 "zip1 z25.h, z9.h, z23.h\n"
116 "zip1 z24.h, z8.h, z7.h\n"
117 "addvl x12, x12, #3\n"
118 "st1h { z22.h }, p2, [x21, #2, MUL VL]\n"
119 "zip2 z23.h, z9.h, z23.h\n"
120 "zip2 z22.h, z8.h, z7.h\n"
121 "addvl x11, x11, #3\n"
122 "st1h { z6.h }, p2, [x21, #3, MUL VL]\n"
123 "zip2 z28.h, z28.h, z21.h\n"
124 "zip2 z21.h, z5.h, z20.h\n"
125 "addvl x10, x10, #3\n"
126 "st1h { z4.h }, p2, [x21, #4, MUL VL]\n"
127 "zip1 z20.h, z18.h, z17.h\n"
128 "zip2 z18.h, z18.h, z17.h\n"
130 "st1h { z3.h }, p2, [x21, #5, MUL VL]\n"
131 "zip1 z17.h, z19.h, z16.h\n"
132 "zip2 z16.h, z19.h, z16.h\n"
133 "addvl x28, x28, #3\n"
134 "st1h { z2.h }, p2, [x21, #6, MUL VL]\n"
135 "zip1 z19.h, z27.h, z26.h\n"
136 "zip2 z27.h, z27.h, z26.h\n"
137 "addvl x25, x25, #3\n"
138 "st1h { z1.h }, p2, [x21, #7, MUL VL]\n"
139 "addvl x21, x21, #12\n"
140 "zip1 z26.h, z25.h, z24.h\n"
141 "zip2 z25.h, z25.h, z24.h\n"
142 "st1h { z20.h }, p2, [x21, #-4, MUL VL]\n"
143 "zip1 z24.h, z23.h, z22.h\n"
144 "zip2 z23.h, z23.h, z22.h\n"
145 "addvl x24, x24, #3\n"
146 "st1h { z18.h }, p2, [x21, #-3, MUL VL]\n"
147 "zip1 z22.h, z28.h, z21.h\n"
148 "zip2 z21.h, z28.h, z21.h\n"
149 "addvl x23, x23, #3\n"
150 "st1h { z17.h }, p2, [x21, #-2, MUL VL]\n"
151 "zip1 z18.h, z0.h, z30.h\n"
152 "zip1 z17.h, z31.h, z29.h\n"
153 "add x22, x22, %x[out_stride]\n"
154 "st1h { z16.h }, p2, [x21, #-1, MUL VL]\n"
155 "zip2 z20.h, z0.h, z30.h\n"
156 "zip2 z16.h, z31.h, z29.h\n"
157 "st1h { z19.h }, p2, [x20]\n"
158 "zip1 z19.h, z18.h, z17.h\n"
159 "zip2 z18.h, z18.h, z17.h\n"
160 "st1h { z27.h }, p2, [x20, #1, MUL VL]\n"
161 "zip1 z17.h, z20.h, z16.h\n"
162 "zip2 z16.h, z20.h, z16.h\n"
163 "st1h { z26.h }, p2, [x20, #2, MUL VL]\n"
164 "st1h { z25.h }, p2, [x20, #3, MUL VL]\n"
165 "st1h { z24.h }, p2, [x20, #4, MUL VL]\n"
166 "st1h { z23.h }, p2, [x20, #5, MUL VL]\n"
167 "st1h { z22.h }, p2, [x20, #6, MUL VL]\n"
168 "st1h { z21.h }, p2, [x20, #7, MUL VL]\n"
169 "addvl x20, x20, #12\n"
170 "st1h { z19.h }, p2, [x20, #-4, MUL VL]\n"
171 "st1h { z18.h }, p2, [x20, #-3, MUL VL]\n"
172 "st1h { z17.h }, p2, [x20, #-2, MUL VL]\n"
173 "st1h { z16.h }, p2, [x20, #-1, MUL VL]\n"
179 "whilelt p1.h, XZR, x20\n"
180 "ld1h { z17.h }, p1/Z, [x12]\n"
181 "ld1h { z19.h }, p1/Z, [x11]\n"
183 "whilelt p0.h, XZR, x20\n"
184 "ld1h { z22.h }, p0/Z, [x12, #1, MUL VL]\n"
185 "ld1h { z21.h }, p0/Z, [x11, #1, MUL VL]\n"
186 "ld1h { z16.h }, p1/Z, [x10]\n"
187 "ld1h { z20.h }, p0/Z, [x10, #1, MUL VL]\n"
188 "zip1 z25.h, z17.h, z16.h\n"
189 "zip2 z24.h, z17.h, z16.h\n"
190 "ld1h { z18.h }, p1/Z, [x9]\n"
191 "ld1h { z17.h }, p0/Z, [x9, #1, MUL VL]\n"
192 "zip1 z16.h, z19.h, z18.h\n"
193 "zip2 z19.h, z19.h, z18.h\n"
194 "ld1h { z0.h }, p1/Z, [x28]\n"
195 "ld1h { z31.h }, p1/Z, [x25]\n"
196 "zip1 z23.h, z22.h, z20.h\n"
197 "zip1 z22.h, z21.h, z17.h\n"
198 "ld1h { z30.h }, p1/Z, [x24]\n"
199 "ld1h { z29.h }, p1/Z, [x23]\n"
200 "zip1 z21.h, z0.h, z30.h\n"
201 "zip1 z18.h, z31.h, z29.h\n"
202 "ld1h { z28.h }, p0/Z, [x28, #1, MUL VL]\n"
203 "ld1h { z27.h }, p0/Z, [x25, #1, MUL VL]\n"
205 "decd x27, ALL, MUL #6\n"
206 "ld1h { z20.h }, p0/Z, [x24, #1, MUL VL]\n"
207 "ld1h { z26.h }, p0/Z, [x23, #1, MUL VL]\n"
208 "addvl x12, x12, #1\n"
209 "addvl x11, x11, #1\n"
210 "addvl x10, x10, #1\n"
212 "zip1 z17.h, z25.h, z16.h\n"
213 "zip2 z16.h, z25.h, z16.h\n"
214 "addvl x28, x28, #1\n"
215 "addvl x25, x25, #1\n"
216 "zip1 z25.h, z24.h, z19.h\n"
217 "zip2 z19.h, z24.h, z19.h\n"
218 "addvl x24, x24, #1\n"
219 "addvl x23, x23, #1\n"
220 "zip1 z24.h, z23.h, z22.h\n"
221 "zip2 z23.h, z23.h, z22.h\n"
222 "zip1 z22.h, z21.h, z18.h\n"
223 "zip2 z21.h, z21.h, z18.h\n"
224 "st1h { z17.h }, p2, [x20]\n"
226 "zip2 z18.h, z0.h, z30.h\n"
227 "zip2 z17.h, z31.h, z29.h\n"
228 "st1h { z16.h }, p2, [x20, #1, MUL VL]\n"
229 "incd x12, ALL, MUL #4\n"
230 "zip1 z20.h, z28.h, z20.h\n"
231 "zip1 z16.h, z27.h, z26.h\n"
232 "st1h { z25.h }, p2, [x20, #2, MUL VL]\n"
233 "incd x11, ALL, MUL #4\n"
234 "st1h { z19.h }, p2, [x20, #3, MUL VL]\n"
235 "incd x10, ALL, MUL #4\n"
236 "incd x9, ALL, MUL #4\n"
237 "zip1 z19.h, z18.h, z17.h\n"
238 "st1h { z24.h }, p2, [x20, #4, MUL VL]\n"
239 "incd x28, ALL, MUL #4\n"
240 "incd x25, ALL, MUL #4\n"
241 "zip2 z18.h, z18.h, z17.h\n"
242 "st1h { z23.h }, p2, [x20, #5, MUL VL]\n"
243 "incd x24, ALL, MUL #4\n"
244 "incd x23, ALL, MUL #4\n"
245 "zip1 z17.h, z20.h, z16.h\n"
246 "st1h { z22.h }, p2, [x20, #6, MUL VL]\n"
247 "zip2 z16.h, z20.h, z16.h\n"
248 "add x22, x22, %x[out_stride]\n"
249 "st1h { z21.h }, p2, [x20, #7, MUL VL]\n"
250 "addvl x20, x20, #12\n"
251 "st1h { z19.h }, p2, [x20, #-4, MUL VL]\n"
252 "st1h { z18.h }, p2, [x20, #-3, MUL VL]\n"
253 "st1h { z17.h }, p2, [x20, #-2, MUL VL]\n"
254 "st1h { z16.h }, p2, [x20, #-1, MUL VL]\n"
257 "cmp %x[height], #0x8\n"
258 "addvl %x[out], %x[out], #12\n"
260 "cbz %x[height], 12f\n"
264 "add x11, x12, %x[in_stride]\n"
265 "add x10, x11, %x[in_stride]\n"
266 "mov x21, %x[width]\n"
267 "cnth x20, ALL, MUL #3\n"
268 "add x9, x10, %x[in_stride]\n"
269 "cmp %x[height], #0x3\n"
270 "add %x[in], x9, %x[in_stride]\n"
271 "csel x9, x9, %x[pad_row], GT\n"
272 "csel x10, x10, %x[pad_row], GE\n"
273 "cmp %x[height], #0x1\n"
274 "csel x11, x11, %x[pad_row], GT\n"
277 "sub %x[height], %x[height], #0x4\n"
280 "ld1h { z18.h }, p2/Z, [x12]\n"
281 "ld1h { z24.h }, p2/Z, [x12, #1, MUL VL]\n"
282 "sub x21, x21, x20\n"
284 "ld1h { z17.h }, p2/Z, [x11]\n"
285 "ld1h { z23.h }, p2/Z, [x11, #1, MUL VL]\n"
286 "ld1h { z16.h }, p2/Z, [x10]\n"
287 "ld1h { z22.h }, p2/Z, [x10, #1, MUL VL]\n"
288 "zip1 z31.h, z18.h, z16.h\n"
289 "zip2 z30.h, z18.h, z16.h\n"
290 "ld1h { z16.h }, p2/Z, [x9]\n"
291 "ld1h { z20.h }, p2/Z, [x9, #1, MUL VL]\n"
292 "zip1 z29.h, z17.h, z16.h\n"
293 "zip2 z28.h, z17.h, z16.h\n"
294 "ld1h { z19.h }, p2/Z, [x12, #2, MUL VL]\n"
295 "ld1h { z18.h }, p2/Z, [x11, #2, MUL VL]\n"
296 "zip1 z27.h, z24.h, z22.h\n"
297 "zip1 z21.h, z23.h, z20.h\n"
298 "ld1h { z17.h }, p2/Z, [x10, #2, MUL VL]\n"
299 "ld1h { z16.h }, p2/Z, [x9, #2, MUL VL]\n"
300 "zip2 z26.h, z24.h, z22.h\n"
301 "zip2 z20.h, z23.h, z20.h\n"
302 "zip1 z25.h, z19.h, z17.h\n"
303 "zip1 z24.h, z18.h, z16.h\n"
304 "addvl x12, x12, #3\n"
305 "addvl x11, x11, #3\n"
306 "zip2 z23.h, z19.h, z17.h\n"
307 "zip2 z22.h, z18.h, z16.h\n"
308 "addvl x10, x10, #3\n"
310 "zip1 z17.h, z31.h, z29.h\n"
311 "zip2 z16.h, z31.h, z29.h\n"
312 "st1h { z17.h }, p2, [x22]\n"
313 "zip1 z19.h, z30.h, z28.h\n"
314 "zip2 z18.h, z30.h, z28.h\n"
315 "st1h { z16.h }, p2, [x22, #1, MUL VL]\n"
316 "zip1 z17.h, z27.h, z21.h\n"
317 "zip2 z16.h, z27.h, z21.h\n"
318 "st1h { z19.h }, p2, [x22, #2, MUL VL]\n"
319 "st1h { z18.h }, p2, [x22, #3, MUL VL]\n"
320 "zip1 z21.h, z26.h, z20.h\n"
321 "zip2 z20.h, z26.h, z20.h\n"
322 "st1h { z17.h }, p2, [x22, #4, MUL VL]\n"
323 "zip1 z19.h, z25.h, z24.h\n"
324 "zip2 z18.h, z25.h, z24.h\n"
325 "st1h { z16.h }, p2, [x22, #5, MUL VL]\n"
326 "add x22, x22, %x[out_stride]\n"
327 "zip1 z17.h, z23.h, z22.h\n"
328 "zip2 z16.h, z23.h, z22.h\n"
329 "st1h { z21.h }, p2, [x22]\n"
330 "st1h { z20.h }, p2, [x22, #1, MUL VL]\n"
331 "st1h { z19.h }, p2, [x22, #2, MUL VL]\n"
332 "st1h { z18.h }, p2, [x22, #3, MUL VL]\n"
333 "st1h { z17.h }, p2, [x22, #4, MUL VL]\n"
334 "st1h { z16.h }, p2, [x22, #5, MUL VL]\n"
335 "add x22, x22, %x[out_stride]\n"
341 "whilelt p1.h, XZR, x20\n"
342 "ld1h { z22.h }, p1/Z, [x12]\n"
343 "ld1h { z25.h }, p1/Z, [x11]\n"
345 "whilelt p0.h, XZR, x20\n"
346 "ld1h { z24.h }, p0/Z, [x12, #1, MUL VL]\n"
347 "ld1h { z23.h }, p0/Z, [x11, #1, MUL VL]\n"
348 "ld1h { z21.h }, p1/Z, [x10]\n"
349 "ld1h { z20.h }, p0/Z, [x10, #1, MUL VL]\n"
350 "decd x21, ALL, MUL #6\n"
351 "addvl x12, x12, #1\n"
352 "ld1h { z18.h }, p1/Z, [x9]\n"
353 "ld1h { z17.h }, p0/Z, [x9, #1, MUL VL]\n"
354 "addvl x11, x11, #1\n"
355 "addvl x10, x10, #1\n"
357 "zip1 z19.h, z22.h, z21.h\n"
358 "zip1 z16.h, z25.h, z18.h\n"
360 "zip2 z22.h, z22.h, z21.h\n"
361 "zip2 z18.h, z25.h, z18.h\n"
362 "incd x12, ALL, MUL #4\n"
363 "incd x11, ALL, MUL #4\n"
364 "zip1 z21.h, z24.h, z20.h\n"
365 "zip1 z20.h, z23.h, z17.h\n"
366 "incd x10, ALL, MUL #4\n"
367 "incd x9, ALL, MUL #4\n"
368 "zip1 z17.h, z19.h, z16.h\n"
369 "zip2 z16.h, z19.h, z16.h\n"
370 "st1h { z17.h }, p2, [x22]\n"
371 "zip1 z19.h, z22.h, z18.h\n"
372 "zip2 z18.h, z22.h, z18.h\n"
373 "st1h { z16.h }, p2, [x22, #1, MUL VL]\n"
374 "zip1 z17.h, z21.h, z20.h\n"
375 "zip2 z16.h, z21.h, z20.h\n"
376 "st1h { z19.h }, p2, [x22, #2, MUL VL]\n"
377 "st1h { z18.h }, p2, [x22, #3, MUL VL]\n"
378 "st1h { z17.h }, p2, [x22, #4, MUL VL]\n"
379 "st1h { z16.h }, p2, [x22, #5, MUL VL]\n"
380 "add x22, x22, %x[out_stride]\n"
383 "cmp %x[height], #0x1\n"
384 "addvl %x[out], %x[out], #6\n"
387 : [height]
"+&r" (height), [in]
"+&r" (in), [out]
"+&r" (out)
388 : [in_stride]
"r" (in_stride), [out_stride]
"r" (out_stride), [pad_row]
"r" (pad_row), [width]
"r" (width)
389 :
"cc",
"memory",
"p0",
"p1",
"p2",
"x9",
"x10",
"x11",
"x12",
"x20",
"x21",
"x22",
"x23",
"x24",
"x25",
"x26",
"x27",
"x28",
"z0",
"z1",
"z2",
"z3",
"z4",
"z5",
"z6",
"z7",
"z8",
"z9",
"z10",
"z11",
"z12",
"z13",
"z16",
"z17",
"z18",
"z19",
"z20",
"z21",
"z22",
"z23",
"z24",
"z25",
"z26",
"z27",
"z28",
"z29",
"z30",
"z31"
396 void Transform<6, 4, true, VLType::SVE>(
397 bfloat16 *out,
const bfloat16 *in,
int stride,
int x0,
int xmax,
int k0,
int kmax)
399 sve_transpose_interleave_6VL_2x4(
400 reinterpret_cast<uint16_t *
>(out),
401 reinterpret_cast<const uint16_t *
>(in + k0 * stride + x0),
409 #endif // defined(ARM_COMPUTE_ENABLE_SVE)