27 #if defined(ARM_COMPUTE_ENABLE_SVE)
31 void sve_transpose_interleave_8VL_1x4(uint8_t *out,
const uint8_t *in,
size_t width,
size_t in_stride,
size_t height)
33 uint8_t *pad_row =
reinterpret_cast<uint8_t *
>(alloca(width *
sizeof(uint8_t)));
36 memset(pad_row, 0, width *
sizeof(uint8_t));
39 size_t out_stride = 8 * roundup<size_t>(height, 4) * get_vector_length<uint32_t>();
45 "add x25, x26, %x[in_stride]\n"
46 "add x24, x25, %x[in_stride]\n"
47 "mov x23, %x[width]\n"
48 "cntb x20, ALL, MUL #8\n"
49 "add x22, x24, %x[in_stride]\n"
50 "cmp %x[height], #0x3\n"
51 "add %x[in], x22, %x[in_stride]\n"
52 "csel x22, x22, %x[pad_row], GT\n"
53 "csel x24, x24, %x[pad_row], GE\n"
54 "cmp %x[height], #0x1\n"
55 "csel x25, x25, %x[pad_row], GT\n"
58 "sub %x[height], %x[height], #0x4\n"
61 "ld1b { z7.b }, p2/Z, [x26]\n"
62 "ld1b { z24.b }, p2/Z, [x26, #1, MUL VL]\n"
65 "ld1b { z31.b }, p2/Z, [x25]\n"
66 "ld1b { z18.b }, p2/Z, [x25, #1, MUL VL]\n"
67 "ld1b { z19.b }, p2/Z, [x24]\n"
68 "ld1b { z25.b }, p2/Z, [x24, #1, MUL VL]\n"
69 "zip1 z23.b, z7.b, z19.b\n"
70 "zip2 z20.b, z7.b, z19.b\n"
71 "ld1b { z30.b }, p2/Z, [x22]\n"
72 "ld1b { z3.b }, p2/Z, [x22, #1, MUL VL]\n"
73 "zip1 z21.b, z31.b, z30.b\n"
74 "zip2 z19.b, z31.b, z30.b\n"
75 "ld1b { z16.b }, p2/Z, [x26, #2, MUL VL]\n"
76 "ld1b { z30.b }, p2/Z, [x26, #3, MUL VL]\n"
77 "zip1 z2.b, z24.b, z25.b\n"
78 "zip1 z17.b, z18.b, z3.b\n"
79 "ld1b { z29.b }, p2/Z, [x25, #2, MUL VL]\n"
80 "ld1b { z8.b }, p2/Z, [x25, #3, MUL VL]\n"
81 "zip2 z22.b, z24.b, z25.b\n"
82 "zip2 z4.b, z18.b, z3.b\n"
83 "ld1b { z0.b }, p2/Z, [x24, #2, MUL VL]\n"
84 "ld1b { z3.b }, p2/Z, [x24, #3, MUL VL]\n"
85 "zip1 z9.b, z16.b, z0.b\n"
86 "zip2 z14.b, z16.b, z0.b\n"
87 "ld1b { z18.b }, p2/Z, [x22, #2, MUL VL]\n"
88 "ld1b { z16.b }, p2/Z, [x22, #3, MUL VL]\n"
89 "zip1 z24.b, z29.b, z18.b\n"
90 "zip2 z11.b, z29.b, z18.b\n"
91 "ld1b { z1.b }, p2/Z, [x26, #4, MUL VL]\n"
92 "ld1b { z12.b }, p2/Z, [x26, #5, MUL VL]\n"
93 "zip1 z13.b, z30.b, z3.b\n"
94 "zip1 z15.b, z8.b, z16.b\n"
95 "ld1b { z5.b }, p2/Z, [x25, #4, MUL VL]\n"
96 "ld1b { z29.b }, p2/Z, [x25, #5, MUL VL]\n"
97 "zip2 z31.b, z30.b, z3.b\n"
98 "zip2 z30.b, z8.b, z16.b\n"
99 "ld1b { z16.b }, p2/Z, [x24, #4, MUL VL]\n"
100 "ld1b { z18.b }, p2/Z, [x24, #5, MUL VL]\n"
101 "zip1 z27.b, z1.b, z16.b\n"
102 "zip2 z10.b, z1.b, z16.b\n"
103 "ld1b { z7.b }, p2/Z, [x22, #4, MUL VL]\n"
104 "ld1b { z16.b }, p2/Z, [x22, #5, MUL VL]\n"
105 "zip1 z8.b, z5.b, z7.b\n"
106 "zip2 z26.b, z5.b, z7.b\n"
107 "ld1b { z3.b }, p2/Z, [x26, #6, MUL VL]\n"
108 "ld1b { z25.b }, p2/Z, [x26, #7, MUL VL]\n"
109 "zip1 z6.b, z12.b, z18.b\n"
110 "zip1 z5.b, z29.b, z16.b\n"
111 "ld1b { z0.b }, p2/Z, [x25, #6, MUL VL]\n"
112 "ld1b { z28.b }, p2/Z, [x25, #7, MUL VL]\n"
113 "zip2 z12.b, z12.b, z18.b\n"
114 "zip2 z7.b, z29.b, z16.b\n"
115 "ld1b { z1.b }, p2/Z, [x24, #6, MUL VL]\n"
116 "ld1b { z29.b }, p2/Z, [x24, #7, MUL VL]\n"
117 "zip1 z16.b, z23.b, z21.b\n"
118 "zip2 z18.b, z23.b, z21.b\n"
119 "ld1b { z23.b }, p2/Z, [x22, #6, MUL VL]\n"
120 "ld1b { z21.b }, p2/Z, [x22, #7, MUL VL]\n"
121 "st1b { z16.b }, p2, [x21]\n"
122 "zip1 z16.b, z20.b, z19.b\n"
123 "zip2 z20.b, z20.b, z19.b\n"
124 "zip1 z19.b, z2.b, z17.b\n"
125 "st1b { z18.b }, p2, [x21, #1, MUL VL]\n"
126 "addvl x26, x26, #8\n"
127 "zip2 z18.b, z2.b, z17.b\n"
128 "zip1 z17.b, z22.b, z4.b\n"
129 "st1b { z16.b }, p2, [x21, #2, MUL VL]\n"
130 "addvl x25, x25, #8\n"
131 "zip2 z16.b, z22.b, z4.b\n"
132 "st1b { z20.b }, p2, [x21, #3, MUL VL]\n"
133 "zip1 z4.b, z3.b, z1.b\n"
134 "addvl x24, x24, #8\n"
135 "st1b { z19.b }, p2, [x21, #4, MUL VL]\n"
136 "zip1 z22.b, z0.b, z23.b\n"
137 "zip2 z3.b, z3.b, z1.b\n"
138 "addvl x22, x22, #8\n"
139 "st1b { z18.b }, p2, [x21, #5, MUL VL]\n"
140 "zip2 z2.b, z0.b, z23.b\n"
141 "zip1 z1.b, z25.b, z29.b\n"
142 "st1b { z17.b }, p2, [x21, #6, MUL VL]\n"
143 "zip1 z0.b, z28.b, z21.b\n"
144 "zip2 z29.b, z25.b, z29.b\n"
145 "st1b { z16.b }, p2, [x21, #7, MUL VL]\n"
146 "add x21, x21, %x[out_stride]\n"
147 "zip2 z28.b, z28.b, z21.b\n"
148 "zip1 z17.b, z9.b, z24.b\n"
149 "zip2 z16.b, z9.b, z24.b\n"
150 "zip1 z19.b, z14.b, z11.b\n"
151 "st1b { z17.b }, p2, [x21]\n"
152 "zip2 z18.b, z14.b, z11.b\n"
153 "zip1 z17.b, z13.b, z15.b\n"
154 "st1b { z16.b }, p2, [x21, #1, MUL VL]\n"
155 "zip2 z16.b, z13.b, z15.b\n"
156 "zip1 z21.b, z31.b, z30.b\n"
157 "st1b { z19.b }, p2, [x21, #2, MUL VL]\n"
158 "zip2 z20.b, z31.b, z30.b\n"
159 "st1b { z18.b }, p2, [x21, #3, MUL VL]\n"
160 "zip1 z19.b, z27.b, z8.b\n"
161 "st1b { z17.b }, p2, [x21, #4, MUL VL]\n"
162 "zip2 z18.b, z27.b, z8.b\n"
163 "zip1 z17.b, z10.b, z26.b\n"
164 "st1b { z16.b }, p2, [x21, #5, MUL VL]\n"
165 "zip2 z16.b, z10.b, z26.b\n"
166 "zip1 z27.b, z6.b, z5.b\n"
167 "st1b { z21.b }, p2, [x21, #6, MUL VL]\n"
168 "zip2 z26.b, z6.b, z5.b\n"
169 "zip1 z25.b, z12.b, z7.b\n"
170 "st1b { z20.b }, p2, [x21, #7, MUL VL]\n"
171 "add x21, x21, %x[out_stride]\n"
172 "zip2 z24.b, z12.b, z7.b\n"
173 "zip1 z23.b, z4.b, z22.b\n"
174 "st1b { z19.b }, p2, [x21]\n"
175 "zip2 z22.b, z4.b, z22.b\n"
176 "zip1 z21.b, z3.b, z2.b\n"
177 "st1b { z18.b }, p2, [x21, #1, MUL VL]\n"
178 "zip2 z20.b, z3.b, z2.b\n"
179 "zip1 z19.b, z1.b, z0.b\n"
180 "st1b { z17.b }, p2, [x21, #2, MUL VL]\n"
181 "zip2 z18.b, z1.b, z0.b\n"
182 "zip1 z17.b, z29.b, z28.b\n"
183 "st1b { z16.b }, p2, [x21, #3, MUL VL]\n"
184 "zip2 z16.b, z29.b, z28.b\n"
185 "st1b { z27.b }, p2, [x21, #4, MUL VL]\n"
186 "st1b { z26.b }, p2, [x21, #5, MUL VL]\n"
187 "st1b { z25.b }, p2, [x21, #6, MUL VL]\n"
188 "st1b { z24.b }, p2, [x21, #7, MUL VL]\n"
189 "add x21, x21, %x[out_stride]\n"
190 "st1b { z23.b }, p2, [x21]\n"
191 "st1b { z22.b }, p2, [x21, #1, MUL VL]\n"
192 "st1b { z21.b }, p2, [x21, #2, MUL VL]\n"
193 "st1b { z20.b }, p2, [x21, #3, MUL VL]\n"
194 "st1b { z19.b }, p2, [x21, #4, MUL VL]\n"
195 "st1b { z18.b }, p2, [x21, #5, MUL VL]\n"
196 "st1b { z17.b }, p2, [x21, #6, MUL VL]\n"
197 "st1b { z16.b }, p2, [x21, #7, MUL VL]\n"
198 "add x21, x21, %x[out_stride]\n"
204 "whilelt p1.b, XZR, x20\n"
205 "ld1b { z23.b }, p1/Z, [x26]\n"
206 "ld1b { z22.b }, p1/Z, [x25]\n"
208 "whilelt p0.b, XZR, x20\n"
209 "ld1b { z21.b }, p0/Z, [x26, #1, MUL VL]\n"
210 "ld1b { z25.b }, p0/Z, [x25, #1, MUL VL]\n"
211 "ld1b { z19.b }, p1/Z, [x24]\n"
212 "ld1b { z20.b }, p0/Z, [x24, #1, MUL VL]\n"
213 "decw x23, ALL, MUL #8\n"
214 "zip1 z24.b, z23.b, z19.b\n"
215 "ld1b { z18.b }, p1/Z, [x22]\n"
216 "ld1b { z16.b }, p0/Z, [x22, #1, MUL VL]\n"
217 "zip1 z17.b, z22.b, z18.b\n"
218 "zip2 z23.b, z23.b, z19.b\n"
219 "zip2 z19.b, z22.b, z18.b\n"
220 "zip1 z22.b, z21.b, z20.b\n"
222 "addvl x26, x26, #2\n"
223 "zip1 z18.b, z25.b, z16.b\n"
224 "zip2 z21.b, z21.b, z20.b\n"
225 "addvl x25, x25, #2\n"
226 "addvl x24, x24, #2\n"
227 "zip2 z20.b, z25.b, z16.b\n"
228 "addvl x22, x22, #2\n"
229 "zip1 z16.b, z24.b, z17.b\n"
230 "st1b { z16.b }, p2, [x21]\n"
231 "zip2 z16.b, z24.b, z17.b\n"
232 "zip1 z17.b, z23.b, z19.b\n"
233 "st1b { z16.b }, p2, [x21, #1, MUL VL]\n"
234 "zip2 z16.b, z23.b, z19.b\n"
235 "zip1 z19.b, z22.b, z18.b\n"
236 "st1b { z17.b }, p2, [x21, #2, MUL VL]\n"
237 "zip2 z18.b, z22.b, z18.b\n"
238 "zip1 z17.b, z21.b, z20.b\n"
239 "st1b { z16.b }, p2, [x21, #3, MUL VL]\n"
240 "zip2 z16.b, z21.b, z20.b\n"
241 "st1b { z19.b }, p2, [x21, #4, MUL VL]\n"
242 "st1b { z18.b }, p2, [x21, #5, MUL VL]\n"
243 "st1b { z17.b }, p2, [x21, #6, MUL VL]\n"
244 "st1b { z16.b }, p2, [x21, #7, MUL VL]\n"
245 "add x21, x21, %x[out_stride]\n"
248 "cmp %x[height], #0x1\n"
249 "addvl %x[out], %x[out], #8\n"
251 : [height]
"+&r" (height), [in]
"+&r" (in), [out]
"+&r" (out)
252 : [in_stride]
"r" (in_stride), [out_stride]
"r" (out_stride), [pad_row]
"r" (pad_row), [width]
"r" (width)
253 :
"cc",
"memory",
"p0",
"p1",
"p2",
"x20",
"x21",
"x22",
"x23",
"x24",
"x25",
"x26",
"z0",
"z1",
"z2",
"z3",
"z4",
"z5",
"z6",
"z7",
"z8",
"z9",
"z10",
"z11",
"z12",
"z13",
"z14",
"z15",
"z16",
"z17",
"z18",
"z19",
"z20",
"z21",
"z22",
"z23",
"z24",
"z25",
"z26",
"z27",
"z28",
"z29",
"z30",
"z31"
260 void Transform<8, 4, true, VLType::SVE>(
261 uint8_t *out,
const uint8_t *in,
int stride,
int x0,
int xmax,
int k0,
int kmax)
263 sve_transpose_interleave_8VL_1x4(
264 reinterpret_cast<uint8_t *
>(out),
265 reinterpret_cast<const uint8_t *
>(in + k0 * stride + x0),
266 (xmax-x0) *
sizeof(uint8_t) / 1,
267 stride *
sizeof(uint8_t),
273 void Transform<8, 4, true, VLType::SVE>(
274 int8_t *out,
const int8_t *in,
int stride,
int x0,
int xmax,
int k0,
int kmax)
276 sve_transpose_interleave_8VL_1x4(
277 reinterpret_cast<uint8_t *
>(out),
278 reinterpret_cast<const uint8_t *
>(in + k0 * stride + x0),
279 (xmax-x0) *
sizeof(int8_t) / 1,
280 stride *
sizeof(int8_t),
286 #endif // defined(ARM_COMPUTE_ENABLE_SVE)